Boost Your Productivity !Translate documents (Ms-Word, Ms-Excel, ...) faster and better thanks to artificial intelligence!
https://pro.wordscope.com
https://blog. wordscope .com
Administrer l’architecture des données
Aménagement paysager
Architecture RISC
Architecture de paysage
Architecture du paysage
Architecture durable
Architecture paysagiste
Architecture paysagère
Architecture verte
Architecture à jeu d'instructions réduit
Architecture à jeu réduit d'instructions
Contrôler l’architecture des données
Gérer l’architecture des données
Gérer l’architecture des données TIC
Microprocesseur RISC
Microprocesseur à jeu d'instructions réduit
Ordinateur RISC
Ordinateur à architecture RISC
Ordinateur à ensemble d'instructions réduit
Ordinateur à jeu d'instructions réduit
Ordinateur à jeu réduit d'instructions
Processeur RISC
Processeur à architecture RISC
Processeur à jeu d'instructions réduit
Puce RISC
Technologie à architecture RISC
éco-architecture

Translation of "Architecture RISC " (French → English) :

TERMINOLOGY
see also In-Context Translations below
architecture RISC | architecture à jeu d'instructions réduit | architecture à jeu réduit d'instructions

RISC architecture | reduced instruction set computer architecture | reduced instruction set configuration | RISC
informatique > unité centrale de traitement des données
informatique > unité centrale de traitement des données


microprocesseur RISC | processeur RISC | puce RISC | microprocesseur à jeu d'instructions réduit | processeur à jeu d'instructions réduit | processeur à architecture RISC

reduced instruction set chip | RISC | reduced instruction set processor | RISC microprocessor | RISC processor | RISC chip
informatique > unité centrale de traitement des données
informatique > unité centrale de traitement des données


ordinateur RISC | ordinateur à architecture RISC | ordinateur à jeu d'instructions réduit

reduced instruction set computer | RISC | RISC computer
informatique > matériel informatique
informatique > matériel informatique


architecture à jeu d'instructions réduit [ architecture à jeu réduit d'instructions | architecture RISC ]

reduced instruction set configuration
Cycle de vie (Informatique)
Life Cycle (Informatics)


Technologie à architecture RISC

RISC Architecture Technology | RAT [Abbr.]
IATE - Information technology and data processing
IATE - Information technology and data processing


administrer l’architecture des données | contrôler l’architecture des données | gérer l’architecture des données | gérer l’architecture des données TIC

define enterprise data architecture | manage ICT data architecture
Aptitude
skill


architecture durable | architecture verte | éco-architecture

eco-architecture | sustainable architecture
IATE - INDUSTRY | ENVIRONMENT
IATE - INDUSTRY | ENVIRONMENT


architecture de paysage | architecture paysagère | architecture paysagiste

landscape architecture | landscape design | landscaping
IATE - Building and public works
IATE - Building and public works


ordinateur à jeu d'instructions réduit [ ordinateur à jeu réduit d'instructions | ordinateur RISC | ordinateur à ensemble d'instructions réduit ]

Reduced Instruction Set Computer
Intelligence artificielle | Ordinateurs et calculateurs
Artificial Intelligence | Computers and Calculators


architecture paysagère [ architecture de paysage | architecture du paysage | architecture paysagiste | aménagement paysager ]

landscape architecture [ landscape architectural design | landscape design ]
Architecture paysagère | Aménagement urbain
Landscape Architecture | Urban Planning
IN-CONTEXT TRANSLATIONS
L'architecture SH est une technologie pour microprocesseur RISC fondée sur une architecture originale d'Hitachi.

The SH architecture is a RISC microprocessor technology based on an original Hitachi architecture.


Il comporte les éléments suivants: - traitement des signaux numériques (DSP), ordinateur à jeu d'instructions réduit (RISC), communications à radiofréquence et solutions à écran tactile; - composants à semi-conducteurs de radiofréquence destinés à être utilisés dans des émetteurs et récepteurs portatifs qui fonctionnent à basse tension et à haute fréquence; - architectures de systèmes pour les assistants numériques personnels câblés/sans fil (PDA), les communicateurs intelligents personnels (PIC) et les vidéophones/ télécopieurs.

The work programme described includes - digital-signal processing (DSP), Reduced Instruction Set Computing (RISC), RF (radio frequency) communications, and touch-screen solutions - a focus on RF (radio frequency) semiconductor components for use in portable transmitters and receivers that operate at lower voltages and higher frequencies - systems architectures for wireline/wireless personal digital assistants (PDAs), personal intelligent communicators (PICs) and screenphone/fax.